台積電3D封裝晶片計劃2020年量産
2020/11/19
全球最大半導體代工企業台積電(TSMC)與Google等美國客戶正在一同測試,合作開發先進3D堆棧晶圓級封裝産品,並計劃2022年進入量産。據多位消息人士對日本經濟新聞(中文版:日經中文網)表示,此技術將有助半導體産業突破日漸挑戰的晶圓生産及摩爾定律放慢的局限。
台積電將此3D堆棧技術命名為「SoIC封裝」,可以垂直與水準的進行晶片連結及堆棧封裝。此技術可以讓幾種不同類型的晶片,像是處理器、記憶體與感測器堆棧到同一個封裝中。這種技術能可讓晶片組功能更強大,但尺寸更小,且更具有能源效率。
![]() |
| 台積電的徽標(REUTERS) |
先進封裝是半導體先進工藝領導廠商的最新戰場,除了台積電以外,世界另外二大半導體製造商三星、英特爾也都提出相應的先進封裝技術,這被業界視為對抗摩爾定律放緩的利器之一。以往摩爾定律是半導體業的金科玉律,每兩年在同樣面積上的晶片的電晶體數會翻倍,但是現在走到先進製造,已經愈來愈難把更多的電晶體微縮放到同樣面積晶片上,因此先進廠商除了繼續推進摩爾定律,也需要思考其他的方式來製造更高效能的半導體。而3D晶片堆棧封裝技術就變成一個重要的領域,成為能夠繼續推展先進半導體效能的重要工具。
據日本經濟新聞了解,中國最大的半導體製造商中芯國際也向一些台積電供貨商下訂相倣的設備,力拼開發類似的先進封裝技術。
台積電正在興建中的苗栗竹南廠將採用這種3D堆棧技術。而Google和超微 (Advanced Micro Devices) 將成為SoIC晶片的首批客戶。消息人士指出目前這兩家客戶正協助台積電進行3D堆棧技術的測試及驗證。苗栗竹南廠預定明年完工,2022年開始進入量産。
據了解,Google 所採用的SoIC晶片將計劃用在自動駕駛及其他的應用領域。
而近年積極擴展電腦、伺服器、數據中心領域的超微(AMD)則寄望受惠於台積電的3D堆棧技術而打造出性能超越英特爾的晶片産品。
台積電不願評論特定客戶,但表示由於運算應用比以往更多元,半導體與封裝技術有必要一起演進,而客戶對於先進晶片封裝的需求正在增加。
日本經濟新聞(中文版:日經中文網)鄭婷方、黎子荷 台北 報道
版權聲明:日本經濟新聞社版權所有,未經授權不得轉載或部分複製,違者必究。
報道評論
金融市場
| 日經225指數 | 54212.16 | -508.50 | 02/04 | 14:15 |
| 日經亞洲300i | 2679.76 | 6.38 | 02/04 | 14:15 |
| 美元/日元 | 156.31 | 0.91 | 02/04 | 14:10 |
| 美元/人民元 | 6.9364 | -0.0008 | 02/04 | 05:09 |
| 道瓊斯指數 | 49240.99 | -166.67 | 02/03 | close |
| 富時100 | 10314.590 | -26.970 | 02/03 | close |
| 上海綜合 | 4070.4487 | 2.7108 | 02/04 | 13:00 |
| 恒生指數 | 26724.94 | -109.83 | 02/04 | 12:05 |
| 紐約黃金 | 4903.7 | 281.2 | 02/03 | close |